復合鹽霧試驗箱可以另加1位奇偶校驗位 |
| 發(fā)布者:無錫瑪瑞特科技有限公司 發(fā)布時間:2021/2/6 23:36:03 點擊次數(shù):398 關(guān)閉 |
其受迫振動時的表現(xiàn),一般振動臺的振動是由振動分析儀控制的,但是由于振動臺體積形狀和考慮到成本等原因,不利于振動分析儀的研發(fā),所以設計振動模擬器對振動分析儀的研發(fā)有重要的現(xiàn)實意義。 振動模擬器應盡量對振動臺的實際振動情況進行模擬。振動臺本身的振動將不可避免地受到噪聲的影響,導致它的振動不一定是符合需求的振動。所以要使振動模擬器對振動臺的實際振動情況進行模擬,就必需人為地在采樣信號中加入噪聲。而出于對振動分析儀研發(fā)調(diào)試的需要,盡量將噪聲范圍處理成可控的,這樣便于調(diào)試振動分析儀。 利用FPGA開發(fā)振動模擬器研制開發(fā)費用低,復合鹽霧試驗箱不承擔投片風險,通過開發(fā)工具在計算機上完成設計,電路設計周期短。所以本文采用FPGA實現(xiàn)振動模擬器設計,由ADC模塊接收調(diào)頻和調(diào)幅信號,傳給FPGA模塊,F(xiàn)PGA由調(diào)頻信號計算出對應的時鐘,且按此時鐘輸出經(jīng)調(diào)幅的數(shù)字正弦波,驅(qū)動DAC輸出模擬的正弦波,終和模擬的噪聲相疊加,實現(xiàn)對實際振動臺的模擬。 振動模擬器的原理框圖如圖1所示,圖中由ADC模塊分別接收調(diào)頻和調(diào)幅信號給FPGA模塊,F(xiàn)PGA模塊將串行的調(diào)頻和調(diào)幅信號,經(jīng)串并轉(zhuǎn)換,分別變成一個16位的并行調(diào)頻信號和一個16位的并行調(diào)幅信號。FPGA輸出經(jīng)調(diào)頻調(diào)幅的數(shù)字的正弦波,并驅(qū)動串行DAC(輸出理想信號)輸出模擬的正弦波;用戶通過按鍵確定想要產(chǎn)生的噪聲的頻率范圍,F(xiàn)PGA經(jīng)計算得到滿足用戶要求的頻率,驅(qū)動并行DAC(輸出噪聲),產(chǎn)生模擬 •的噪聲,經(jīng)電流電壓轉(zhuǎn)換后由同相求和電路將信號與噪聲相疊。 整個系統(tǒng)終輸出0.1~5KHz的振動信號和200KHz以下的振動噪聲相疊的模擬量。 在本設計中,選用Altera的Cyclone系列,型號是EP1C6Q240C8的芯片,PQFP封裝。這款芯片有240個引腳,其中用戶可用185個引腳。有5980個邏輯單元,32列20行邏輯陣列塊。有2個PLL鎖相環(huán),20個M4K的ROM,每塊ROM為4Kbit,可以另加1位奇偶校驗位。 FPGA模塊接收2個ADS1100的芯片,經(jīng)串并轉(zhuǎn)換,得到調(diào)頻和調(diào)幅信號。 波形發(fā)生的基本原理是:對幅值是1的正弦波在一個周期內(nèi)的波形按1/200倍周期的時間間隔取200個點,存儲這200個時間點所對應的波形的幅度,存儲到FPGA的片內(nèi)ROM中。正弦波幅度表僅需200×16bit=3.2kbit的存儲空間,可用FPGA的一塊片內(nèi)ROM實現(xiàn)。通過查表法產(chǎn)生一系列的值,將這些值和調(diào)幅信號相乘就得到一系列的幅度值,即串行DAC的數(shù)字輸入,而這些幅度的輸出頻率是調(diào)頻信號值的200倍。類似的,利用FPGA一塊片內(nèi)ROM以存儲200KHz以下噪聲的正弦波幅度表(一個周期內(nèi)的波形按1/20倍周期的時間間隔取20個點)。 考慮到本系統(tǒng)需要較多的高頻時鐘,而若時鐘管理不當,則因DAC工作不穩(wěn)定會導致系統(tǒng)工作出錯;由于連線和邏輯單元的延遲作用,復合鹽霧試驗箱使輸出信號出現(xiàn)毛刺,產(chǎn)生冒險現(xiàn)象。因此純粹依靠傳統(tǒng)的邏輯電路難以達到理想的性能要求,這時就必須依賴FPGA內(nèi)部的專用硬件電路PLL和引入高頻時鐘的方法產(chǎn)生無有害毛刺的同步時鐘輔助實現(xiàn)高性能的設計。 調(diào)頻和調(diào)幅信號使用同一款芯片:ADS1100,16位串行,I2C接口,在本設計中數(shù)據(jù)更新率是8SPS,電壓型輸出。此芯片僅可在從件模式下工作。ADS1100將模數(shù)轉(zhuǎn)換結(jié)果傳給FPGA模塊,由FPGA進行串并轉(zhuǎn)換。 FPGA對ADS1100提供SCLK和SDA引腳,符合I2C協(xié)議。FPGA是主器件,在開始與ADS1100通信前先對SDA寫2個字節(jié),分別確定和哪個ADS1100進行通信和對ADS1100的配置寄存器(configuration register)進行寫以確定對其的操作模式。FPGA外接24MHz的晶振,經(jīng)分頻得到4MHz的時鐘,ADS1100按8SPS的數(shù)據(jù)更新率工作,F(xiàn)PGA探測數(shù)據(jù)線變化以產(chǎn)生SCLK時鐘信號賦給SCLK引腳。篇幅受限,I2C的FPGA實現(xiàn)不一一贅述。 信號輸出使用芯片DAC8581,16位串行,SPI接口,在本設計中數(shù)據(jù)更新率是1.8MHz,電壓輸出。DAC8581接收從FPGA傳送過來的串行數(shù)據(jù),將其進行數(shù)模轉(zhuǎn)換,產(chǎn)生振動信號,模擬實際振動臺的理想振動情況。 FPGA中,由PLL倍頻得到36MHz的時鐘提供給DAC8581的SCLK引腳。由調(diào)頻信號計算得到串行DAC的數(shù)據(jù)更新率,按此頻率更新串行DAC的數(shù)字輸入。由同一個PLL倍頻得到240MHz的時鐘捕捉將由DAC處理的數(shù)字輸入信號和SCLK引腳信號的跳變沿,從而產(chǎn)生DAC8581的CS片選信號。 數(shù)據(jù)data一旦準好,賦給register,240MHz時鐘探測到次SCLK上升沿,就拉低CS片選,第二次探測到SCLK上升沿時已經(jīng)至少是下一個240MHz的上升沿了,從而滿足Tlead(見圖3、圖4)參數(shù)的要求。CS低時,一旦240MHz時鐘探測到SCLK下降沿,將register的位數(shù)據(jù)賦給SDA,將register左移一位,SDA保持不變,直到下一個SCLK下降沿。當捕捉到SCLK的7個下降沿時,將CS拉高。由此即可滿足以上的圖3、圖4對時序的要求。 DAC8820產(chǎn)生振動噪聲。16位并行,數(shù)據(jù)更新率4MHz,是電流輸出型。本系統(tǒng)設有2個用戶按鍵,分別表示產(chǎn)生40KHz~100KHz,100KHz~200KHz的噪聲頻率范圍,F(xiàn)PGA接收按鍵信號確定噪聲的頻率范圍,在此頻率范圍內(nèi)產(chǎn)生一個隨機頻率,由此計算得到DAC8820的數(shù)據(jù)更新率,F(xiàn)PGA按此頻率準數(shù)據(jù)以更新并行DAC的數(shù)字輸入。由DAC8820將其進行數(shù)模轉(zhuǎn)換,模擬實際振動臺在可能受到外界各種干擾信號后產(chǎn)生的噪聲情況。 DAC8820的引腳WR(低有效)是將16位數(shù)據(jù)加載到輸入寄存器;LDAC(高有效)是將數(shù)據(jù)從輸入寄存器加載到DAC寄存器;但是若將同一信號同時賦給WR和LDAC,則可在下降沿將16位數(shù)據(jù)加載到輸入寄存器,在上升沿將數(shù)據(jù)從輸入寄存器加載到DAC輸出。 由FPGA將24MHz的晶振時鐘分頻得到數(shù)據(jù)更新率,由此得到的時鐘信號經(jīng)高頻時鐘同步賦給DAC8820的WR和LDAC。由于DAC8820是電流輸出的,所以將電流輸出經(jīng)過OPA277電流電壓轉(zhuǎn)換輸出,見圖5。圖中的C1是補償電容,其作用是防止增益峰值的出現(xiàn)。 綜上,此振動模擬器的調(diào)頻信號的分辨率是16比特,可產(chǎn)生0 ~5kHz的清晰信號,所以頻率精度可達到0.076Hz,并可與200KHz以下的確定頻率范圍的隨機噪聲進行合成,輸出信號幅度分辨率可達16比特,而且噪聲的頻率范圍是可控的。 本文作者創(chuàng)新點:充分利用了FPGA可現(xiàn)場編程的特點,給讀者提供了一個實施簡單,成本低,可按用戶需求靈活改變,且易升級的振動模擬器的設計方案;且對有特殊要求的信號發(fā)生器的設計有一定借鑒意義。 理解Verilog編碼技巧掌握FPGA中狀態(tài)機的寫法掌握非重疊序列檢測代器Verilog代碼編寫 為了提高現(xiàn)代電子測試的效率,縮減測試周期和費用,降低對測試人員的專業(yè)要求,一種新型的在線測試技術(shù)得以.... 圖1為常用的小功率驅(qū)動電路,簡單可靠成本低,適用于不要求隔離的小功率開關(guān)設。其中一路直接接到下管,.... 脈沖信號源電路核心采用一片可編程邏輯器件EPM7128SLC84—10,它屬于AheraMAX7.... 格科微銷量與PixelPlus形成鮮明對比的是國產(chǎn)商格科微出貨量暴漲,根據(jù)群智咨詢(Sigma.... 這是CPU的截面視圖,可以清晰的看到層狀的CPU結(jié)構(gòu),芯片內(nèi)部采用的是層級排列方式,這個CPU大概是.... 相比普通LED芯片,UVCLED外延芯片具有一定的技術(shù)壁壘。一直以來,該技術(shù)主要掌握在日韓商手中。 輸出信號的頻率不可避免會有一定的偏差,我們用頻率誤差(FrequencyTolerance)或頻率穩(wěn).... 矩陣鍵盤原來是按一下輸出一個值,現(xiàn)在想把其中幾個值改為一直按一直輸出而不是一直按著只輸出一個值 ... 對于啟動“南泥灣”項目相關(guān)事宜,華為官方尚未做出任何回應。但眾所周知,南泥灣精神的核心和本質(zhì)就是艱苦.... 電壓監(jiān)測統(tǒng)計儀是一種在線監(jiān)測電網(wǎng)電壓質(zhì)量、統(tǒng)計每分鐘瞬時電壓、每分鐘電壓、每分鐘小電壓以及平均.... 根據(jù)心電信號特征、生物信號處理系統(tǒng)和現(xiàn)代心電監(jiān)護技術(shù)發(fā)展要求,本系統(tǒng)選用高速SOC系列單片機C805.... 你好, 我們想使用LCD引腳,在FPGA中獲得外部輸入信號。 我們在上閱讀了討論,我們使用vivado邏輯進行了一些... 至簡設計系列_串口回環(huán)工程 --作者:小黑同學 本文為明德?lián)P原創(chuàng)及錄用文章,轉(zhuǎn)載請注明出處! 1.1 總體設計1.1.1 概... UART(通用異步收發(fā)器)是廣泛使用的串行數(shù)據(jù)傳輸協(xié)議。UART允許在串行鏈路上進行全雙工的通信。專.... 片的選擇。通常用于發(fā)數(shù)據(jù)的時候選擇哪個芯片接收。例如一根SPI總線可以掛載多個設,DDR總線上也會.... FMC標準描述了一個通用的模塊,它是以一定范圍的應用,環(huán)境和市場為目標的。 臺積電是在官網(wǎng)所披露的二季度財報分析師電線nm制程的。臺積電CEO、副董事長魏哲家.... 上個月,軟銀集團公布了一系列交易,這家日本巨頭計劃出售價值210億美元的美國無線運營商T-Mobil.... 高通首席執(zhí)行官Steve Mollenkopf在電話會議上向分析師們表示:“在與華為簽署協(xié)議后,我們.... 測試與測量領(lǐng)域?qū)<伊_德與施瓦茨聯(lián)合UWB技術(shù)領(lǐng)域?qū)<褼ecawave發(fā)布了UWB芯片和整機產(chǎn)品的.... 藍牙低功耗(BLE)技術(shù)是藍牙V4.0核心規(guī)范的一部分,滿足了小型電池供電的設進行低功耗無線連接的.... 全民熱議的半導體多次登上熱搜榜,半導體行業(yè)的高光時刻你知道幾個呢?國內(nèi)半導體太多的精彩時刻,真的數(shù)都.... 隨著LED產(chǎn)業(yè)鏈各端技術(shù)日新月異的進步,性價比進一步提升,LED照明已向通用照明各個領(lǐng)域普及。 今年5月份,臺積電宣布斥資120億美元赴美投資建,與此同時美國卻對芯片出口進行調(diào)整,此舉導致臺積電.... 億光近年來積極調(diào)整產(chǎn)品比重,今年不可見光訂單需求持續(xù)滿載,將進一步擴充產(chǎn)能,未來可望有利提升毛利率及.... 北斗系統(tǒng)作為我國個面向全球提供公共服務的重大空間基礎(chǔ)設施,隨著其全球系統(tǒng)的全面建成,對于我國許多.... 本文采用的是ALTERA的EP1C6Q240C8型號的FPGA,整個體統(tǒng)采用模塊化設計的思想,將.... 據(jù)韓國ET新聞消息,近日, 三星電子將為美國思科系統(tǒng)和Google制造半導體芯片,并負責從設.... 有MIP382電源管理模塊的引腳說明和替代芯片型號嗎? 松下的產(chǎn)品 ... FPGA/CPLD技術(shù)是近年來計算機與電子技術(shù)領(lǐng)域的又一場新的革命,為了保護知識產(chǎn)權(quán),出現(xiàn)了各種層次.... 馬里奧·曼尼維介紹,因為網(wǎng)絡如此重要,ITU 公共部門成員及私營部門成員主動行動,在疫情期間幫助陷入.... 近些年來,各種電路功能,包括模擬電路和數(shù)字電路,越來越多地用單片集成電路來實現(xiàn)。采用單片集成電路不僅.... 隨著數(shù)字電路技術(shù)的發(fā)展,特別FPGA技術(shù)的普遍應用,采用FPGA實現(xiàn)全數(shù)字鎖相環(huán)(ADPLL)的應用.... 演化硬件(EHW)是指能根據(jù)外部環(huán)境變化自動改變自身結(jié)構(gòu)和功能的一類硬件,它把可編程邏輯器件的結(jié)構(gòu)位.... 實際的基帶傳輸系統(tǒng),含有豐富直流和低頻成分的基帶信號不適宜在信道中傳輸。而對具有易獲取定時信息、無直.... 在常用的信號源及信號處理設計方案中,RC/LC振蕩電路頻率調(diào)整方便,但是它的工作頻率穩(wěn)定度較低。頻率.... 物聯(lián)網(wǎng)發(fā)展了很多年,過去蜂窩物聯(lián)網(wǎng)主要用2G網(wǎng)絡承載,典型的運營商是中國移動,至今仍有數(shù)億基于2G網(wǎng).... CCD驅(qū)動板完成CCD信號的驅(qū)動,產(chǎn)生CCD像元同步、幀同步信號和經(jīng)過運放處理的視頻信號,DSP電路.... 圖像增強早起源于人類的空間探索計劃。從衛(wèi)星或飛船上獲得的關(guān)于地球和太陽系中行星的圖像因為多種原因而.... 根據(jù)所用光源改進和工藝創(chuàng)新,光刻機經(jīng)歷了 5 代產(chǎn)品發(fā)展,每次光源的改進都顯著提升了光刻機所能實現(xiàn)的.... 在往復式壓縮機狀態(tài)在線監(jiān)測系統(tǒng)中,由于壓縮機結(jié)構(gòu)復雜、零部件多、運動形式各不相同,發(fā)生的故障也就會多.... 本文使用了6輸入1輸出的BP神經(jīng)網(wǎng)絡結(jié)構(gòu),復合鹽霧試驗箱其隱含層選擇了8個神經(jīng)元。當傳感器出現(xiàn)故障時,系統(tǒng)就根據(jù)傳.... 隨著5G、物聯(lián)網(wǎng)、人工智能等技術(shù)加速落地,日益龐大繁雜的數(shù)據(jù)需求將使傳感市場急劇放大,從原來幾十億的.... 據(jù)悉,中芯國際首次量產(chǎn) 28nm 工藝是在 2015 年,但技術(shù)依然落后,業(yè)務所占的比例也一直偏低,.... 已經(jīng)可以支持到DDR3的800M。內(nèi)部頻率150M---200M,可以很好的運行。硬件部分和國外的中.... 有了的模型壓縮技術(shù),我們可以在對精度影響極小的情況下,將模型的復雜性降低 5 至 50 倍。.... 血壓傳感器是一種能感受血壓并轉(zhuǎn)換成可用輸出信號的傳感器,采用高準確度、高穩(wěn)定性力敏芯片,經(jīng)特殊設計制.... 請問zynq 怎么實現(xiàn)PS與PL數(shù)據(jù)交互,然后通過UART串口打印出來? 請問zynq 怎么實現(xiàn)PS與PL數(shù)據(jù)交互,然后通過UART串口打印出來? 前輩們做過的指導我一下。 ... IS61LV25616AL是ISSI的一款容量為256Kx 16bits的且引腳功能完全兼容的4.... STM32MCU一般情況下配置有1~2MB雙塊Flash存儲器和256KB SRAM,在某些應用設計.... 緊跟著智能手機的腳步,從藍牙1.0到5.0,在短距離無線通信領(lǐng)域及藍牙設,如同鄉(xiāng)間的燦爛的藍色草莓.... WiFi芯片搭載海思SoC HI3861,承接WiFi一部分的功能,將主芯片的能力全部用來進行AI語.... Lumissil驅(qū)動多路RGB氛圍燈系統(tǒng),系統(tǒng)采用汽車級高壓3ABuck恒壓驅(qū)動芯片IS32PM34.... 因為這個芯片停產(chǎn),目前回收了少量二手芯片做測試,使用希爾特5000編程器燒錄程序進去以后,焊接到產(chǎn)品上,產(chǎn)品無法正... 【MYMINIEYE Runber蜂鳥開發(fā)版免費試用連載】安裝軟件和申請license
1、高云的軟件還是比較完善的,可以從官網(wǎng)下載、但是下載完還是需要申請... |
|
|

